ÀÎÅÚÀº ¿À´Ã ÀÎÅÚ ¾ÖÁú·º½º(Intel Agilex) FPGA (Field Programmable Gate Array)¸¦ Ãʱ⠾׼¼½º ÇÁ·Î±×·¥ °í°´¿¡°Ô ÃâÇÏÇϱ⠽ÃÀÛÇß´Ù°í ¹ßÇ¥Çß´Ù. Ãʱ⠾׼¼½º ÇÁ·Î±×·¥ °í°´µéÀº ÄÝ·Î¶óµµ ¿£Áö´Ï¾î¸µ (Colorado Engineering Inc.), ¸¸Å¸·Î ³×Æ®¿÷½º (Mantaro Networks), ¸¶ÀÌÅ©·Î¼ÒÇÁÆ® (Microsoft) ±×¸®°í ½Ç¸®ÄÞ (Silicom)ÀÌ´Ù. ÇØ´ç °í°´µéÀº ¾ÖÁú·º½º FPGA¸¦ »ç¿ëÇÏ¿© ³×Æ®¿öÅ·, 5G ¹× °¡¼ÓÈµÈ µ¥ÀÌÅÍ ºÐ¼®À» À§ÇÑ °í±Þ ¼Ö·ç¼ÇÀ» °³¹ßÇÏ°í ÀÖ´Ù.
ÀÎÅÚ ¼ö¼® ºÎ»çÀå °â ³×Æ®¿öÅ· ¹× Ä¿½ºÅÒ ·ÎÁ÷ ±×·ìÀÇ ÃÑ°ý ¸Å´ÏÀúÀÎ ´í ¸Æ³ª¸¶¶ó(Dan McNamara)´Â ““ÀÎÅÚ ¾ÖÁú·º½º FPGA Á¦Ç°±ºÀº ¾ÆÅ°ÅØó, ÆÐŰ¡, °øÁ¤ ±â¼ú, °³¹ßÀÚ Åø ¹× eASIC ±â¼ú·Î Àü·ÂÀ» Àý°¨ÇÏ´Â µî ±¤¹üÀ§ÇÑ ÀÎÅÚ Çõ½Å ¹× ±â¼ú ¸®´õ½ÊÀ» È°¿ëÇÑ´Ù. ÀÌ·¯ÇÑ Å¹¿ùÇÑ ÀÚ»êÀº »õ·Î¿î ¼öÁØÀÇ À̱âÁ¾ ÄÄÇ»ÆÃ, ½Ã½ºÅÛ ÅëÇÕ ¹× ÇÁ·Î¼¼¼ ¿¬°á¼ºÀ» Á¦°øÇϸç, °ð Ãâ½ÃµÉ ÄÄǻƮ ÀͽºÇÁ·¹½º ¸µÅ©(Compute Express Link)¸¦ ÅëÇØ ÀÎÅÚ® Á¦¿Â® ÇÁ·Î¼¼¼ (Intel® Xeon® processors)¿¡ ij½Ã-ÀÏ°ü¼º ¹× ÀúÁö¿¬ ¿¬°á¼ºÀ» Á¦°øÇÏ´Â ÃÖÃÊÀÇ 10³ª³ë FPGA°¡ µÉ °ÍÀÌ´Ù.”¶ó°í ¹àÇû´Ù.
µ¥ÀÌÅÍ Áß½ÉÀÇ 5G ½Ã´ë¿¡´Â ³×Æ®¿öÅ© ´ë¿ªÆøÀº Áõ°¡ÇÏ°í Áö¿¬ ½Ã°£Àº ÁÙ¾îµé¾î¾ß ÇÑ´Ù. ÀÎÅÚ ¾ÖÁú·º½ºFPGA´Â ¼º´ÉÀ» Å©°Ô Çâ»ó1½ÃÅ°°í °íÀ¯ÀÇ ÂªÀº Áö¿¬ ½Ã°£À¸·Î ÀÌ·¯ÇÑ °úÁ¦¸¦ ÇØ°áÇÏ´Â µ¥ ÇÊ¿äÇÑ À¯¿¬¼º°ú ¹Îø¼ºÀ» Á¦°øÇÑ´Ù. À籸¼ºÀÌ °¡´ÉÇÏ°í Àü·Â ¼Òºñ¸¦ ÁÙÀÎ2 ÀÎÅÚ ¾ÖÁú·º½º FPGA´Â ¿§Áö¿Í Ŭ¶ó¿ìµå ¹× ³×Æ®¿öÅ© Àüü¿¡ °ÉÃÄ ¼öÇàµÇ´Â °¡¼ÓÈµÈ ÀΰøÁö´É (AI) ¹× ±âŸ ºÐ¼®À» ÅëÇØ ´õ¿í Áö´ÉÀûÀÌ°í ´õ ³ôÀº ´ë¿ªÆø ³×Æ®¿öÅ©¸¦ »ý¼ºÇÏ°í ½Ç½Ã°£À¸·Î ½ÇÇà °¡´ÉÇÑ ÅëÂû·ÂÀ» Àü´ÞÇÏ´Â °è»ê ¹× °í¼Ó ÀÎÅÍÆäÀ̽º ±â´ÉÀ» Á¦°øÇÑ´Ù.
¸¶ÀÌÅ©·Î¼ÒÇÁÆ® ¾ÖÀú Çϵå¿þ¾î ½Ã½ºÅÛÀÇ ±â¼ú Æç·Î¿ì ´õ±× ¹ö°Å (Doug Burger)´Â “¸¶ÀÌÅ©·Î¼ÒÇÁÆ®´Â ÀÎÅÚ ¾ÖÁú·º½º FPGA °³¹ßÀ» À§ÇØ ÀÎÅÚ°ú ±ä¹ÐÈ÷ Çù·ÂÇØ ¿ÔÀ¸¸ç ÇâÈÄ ´Ù¼öÀÇ ÇÁ·ÎÁ§Æ®¿¡¼ ÀÎÅÚ ¾ÖÁú·º½º FPGA¸¦ »ç¿ëÇÒ °èȹÀÌ´Ù. ÀÎÅÚ FPGA´Â ¾ÖÀú Ŭ¶ó¿ìµå ¼ºñ½º (Azure Cloud Services), ºù (Bing) ¹× ±âŸ µ¥ÀÌÅÍ ¼¾ÅÍ ¼ºñ½º¿¡¼ ½Ç½Ã°£ AI, ³×Æ®¿öÅ· ¹× ±âŸ ¾ÖÇø®ÄÉÀ̼ǰú ÀÎÇÁ¶ó¸¦ °¡¼ÓÇÏ´Â µ¥ Å« °¡Ä¡¸¦ Á¦°øÇß´Ù."¶ó¸ç, “°í°´¿¡°Ô °íÇ°Áú Ŭ¶ó¿ìµå ¼ºñ½º, ºò µ¥ÀÌÅÍ ºÐ¼® ¹× ÃÊ Áö´ÉÇü À¥ °Ë»ö °á°ú¸¦ Á¦°øÇϱâ À§ÇØ ÀÎÅÚ°úÀÇ Áö¼ÓÀûÀÎ Çù·ÂÀ» ±â´ëÇÑ´Ù."°í ¹àÇû´Ù.
ÀÎÅÚ ¾ÖÁú·º½º Á¦Ç°±ºÀº ÀÎÅÚÀÇ 10³ª³ë °øÁ¤À» ±â¹ÝÀ¸·Î ±¸ÃàµÈ 2¼¼´ë ÇÏÀÌÆÛÇ÷º½º FPGA Æк긯 (second-generation HyperFlex ™ FPGA fabric)°ú ÀÎÅÚÀÇ °ËÁõµÈ ÀÓº£µðµå ¸ÖƼ-´ÙÀÌ ÀÎÅÍÄ¿³ØÆ® ºê¸´Áö (multi-die interconnect bridge, EMIB) ±â¼ú ±â¹ÝÀÇ À̱âÁ¾ 3D ½Ç¸®ÄÜ-ÀÎ-ÆÐÅ°Áö (silicon-in-package, SiP) ±â¼ú°ú ÇÔ²² ¿©·¯ Çõ½ÅÀûÀÎ ÀÎÅÚ ±â¼úÀ» °áÇÕÇÑ´Ù. ÀÎÅÚÀº ÀÌ·¯ÇÑ Ã·´Ü ±â¼ú Á¶ÇÕÀ» ÅëÇØ ¾Æ³¯·Î±×, ¸Þ¸ð¸®, ¸ÂÃãÇü ÄÄÇ»ÆÃ, ¸ÂÃãÇü ÀÔÃâ·Â ¹× ÀÎÅÚ eASIC µð¹ÙÀ̽º ŸÀÏÀ» FPGA Æк긯°ú ÇÔ²² ´ÜÀÏ ÆÐÅ°Áö·Î ÅëÇÕ ÇÒ ¼ö ÀÖ´Ù. ÀÎÅÚÀº °³¹ßÀÚ°¡ FPGA¿¡¼ ±¸Á¶ÈµÈ ASICÀ¸·Î ¼³°è¸¦ ¿øÈ°ÇÏ°Ô ¸¶À̱׷¹ÀÌ¼Ç ÇÒ ¼ö ÀÖµµ·Ï »ç¿ëÀÚ ÁöÁ¤ ·ÎÁ÷ ÄÁƼ´º¾öÀ» Á¦°øÇÑ´Ù.
ÀÎÅÚ ¾ÖÁú·º½º FPGA´Â ¹Ì·¡ÀÇ ¼Ö·ç¼ÇÀ» °¡¼ÓÈÇϱâ À§ÇØ Çõ½ÅÀûÀÎ »õ·Î¿î ±â´ÉÀ» Á¦°øÇϸç, Çõ½ÅÀº ´ÙÀ½°ú °°´Ù.
• ÄÄǻƮ ÀͽºÇÁ·¹½º ¸µÅ©: ÇâÈÄ ÀÎÅÚ® Á¦¿Â® ½ºÄÉÀÏ·¯ºí ÇÁ·Î¼¼¼ (Intel® Xeon® Scalable processors)¿ÍÀÇ Ä³½Ã ¹× ¸Þ¸ð¸® ÀÏ°ü¼º ÀÎÅÍÄ¿³ØÆ®ÀÎ CXL (Compute Express Link)À» Áö¿øÇÒ ¾÷°è ÃÖÃÊÀÇ FPGA
• 2¼¼´ë ÇÏÀÌÆÛÇ÷º½º ¾ÆÅ°ÅØó: ÀÎÅÚ® ½ºÆ®¶óƽ½º® 10 FPGA (Intel® Stratix® 10 FPGAs)¿¡ ºñÇØ ÃÖ´ë 40% ´õ ³ôÀº ¼º´É ¶Ç´Â ÃÖ´ë 40% ´õ ³·Àº ÃÑ Àü·Â2
• DSP Çõ½Å: ÃÖ´ë 40 Å׶óÇ÷ÓÀÇ µðÁöÅÐ ½ÅÈ£ ÇÁ·Î¼¼¼ (DSP) ¼º´É (FP16)3À¸·Î °ÈµÈ BFLOAT16À» À¯ÀÏÇÏ°Ô Áö¿øÇÏ´Â FPGA
• ÁÖº¯±â±â ÀÎÅÍÄ¿³ØÆ® ÀͽºÇÁ·¹½º (PCIe) Gen 5: PCIe Gen 4¿¡ ºñÇØ ´õ ³ôÀº ´ë¿ªÆøÀ» À§ÇÑ È®Àå ´É·Â
• µ¥ÀÌÅÍ ¼Û¼ö½Å ¼Óµµ: 400GE ÀÌ»óÀÇ °í¼Ó ³×Æ®¿öÅ· ¿ä±¸ »çÇ׿¡ ´ëÇØ ÃÖ´ë 112GbpsÀÇ µ¥ÀÌÅÍ ¼Óµµ¸¦ Áö¿ø
• ÷´Ü ¸Þ¸ð¸®: Çö DDR4 ¹× ÇâÈÄ DDR5, HBM ¹× ÀÎÅÚ® ¿ÉÅ×ÀΙ DC Æ۽ýºÅÏÆ® ¸Þ¸ð¸® Áö¿ø
ÀÎÅÚ ¾ÖÁú·º½º FPGAÀÇ ¼³°è °³¹ßÀº ¿À´Ã ÀÎÅÚ® ÄõÅͽº® ÇÁ¶óÀÓ µðÀÚÀÎ ¼ÒÇÁÆ®¿þ¾î(Intel® Quartus® Prime Design Software)¸¦ ÅëÇØ ÀÌ¿ëÇÒ ¼ö ÀÖÀ¸¸ç, ÀÌ´Â ÀÎÅÚ FPGA, CPLD ¹× SoC¸¦ À§ÇÑ ÃÖ»óÀÇ ¼º´É°ú »ý»ê¼ºÀ» Á¦°øÇÑ´Ù. |